專(zhuān)業(yè)技術(shù)支持,穩(wěn)定供貨保障
熱搜關(guān)鍵詞: 數(shù)字模擬芯片 匯超電子模擬芯片 分立器件芯片
CD4017B和CD4022B是5級(jí)和4級(jí)Johnson計(jì)數(shù)器芯片,分別具有10和8個(gè)解碼輸出。輸入包括CLOCK、RESET和CLOCK INHIBIT信號(hào)。時(shí)鐘輸入電路中的施密特觸發(fā)器動(dòng)作提供脈沖整形,允許無(wú)限的時(shí)鐘輸入脈沖上升和下降時(shí)間。
如果CLOCK INHIBIT信號(hào)為低電平,則這些計(jì)數(shù)器在正時(shí)鐘信號(hào)轉(zhuǎn)換時(shí)提前一個(gè)計(jì)數(shù)。當(dāng)CLOCK INHIBIT信號(hào)為高電平時(shí),通過(guò)時(shí)鐘線(xiàn)的計(jì)數(shù)器前進(jìn)被禁止。高RESET信號(hào)將計(jì)數(shù)器清零。
可以使用Johnson計(jì)數(shù)器配置可實(shí)現(xiàn)高速操作、2輸入解碼門(mén)控和無(wú)尖峰解碼輸出。提供防鎖定門(mén)控,從而確保正確的計(jì)數(shù)順序。
解碼輸出通常為低電平,僅在其各自的解碼時(shí)隙變?yōu)楦唠娖?。每個(gè)解碼輸出在一個(gè)完整的時(shí)鐘周期內(nèi)保持高電平。
在CD4017B中,每10個(gè)時(shí)鐘輸入周期或在CD4022B中每8個(gè)時(shí)鐘輸入周期完成一個(gè)CARRY-OUT信號(hào),用于為多器件計(jì)數(shù)鏈中的后續(xù)器件提供紋波時(shí)鐘。
后綴為F3A的是16引腳密封雙列直插陶瓷封裝、
后綴為E的是16引腳雙列直插塑料封裝。
后綴為NSR的是16引腳小外形封裝。
后綴為PW和PWR的是16引腳薄型收縮小外形封裝。
后綴為M和M96的則采用16引腳小外形封裝。
【本文標(biāo)簽】
【聲明】